FPGA-ban realizált logikai analizátor adatainak feldolgozása és megjelenítése

2016-2017 tavasz

Téma leírása

Az FPGA-ban realizált hardverek tesztelése, illetve az ilyen rendszerekben felmerülő hibák keresése különösen nehéz feladat mind a tervezés során, mind a késztermék esetében. Az FPGA-k lábai nehezen, vagy egyáltalán nem hozzáférhetőek, illetve olyan változók is okozhatnak hibát, melyek nincsenek közvetlenül lábakra kivezetve. Ezen nehézségeket egy logikai analizátor képes áthidalni. A logikai analizátor önálló, független modulként fordul bele a design-be, s egy külső protokollon keresztül egy GUI segítségével lehet beállítani a mérési paramétereket.

A hallgatónak meg kell ismerkednie a Lightware Kft. által fejlesztett FPGA kommunikációs interfészeket és protokollokat, az eszköszként rendelkezésre álló kész modulokat. Meg kell ismernie a jelfolyamok eltárolását végző adathalmazok tömörítésére alkalmas algoritmusokat, s ki kell választania a megfelelőeket. Ezek után létre kell hoznia egy grafikus felhasználói felületet, mely különböző konfigurációs beállítások segítségével képes az analizátort vezérelni (trigger beállítása, élesítése), illetve képes a mért adatokat a felhasználók számára optimális módon megjeleníteni.


Külső partner: Fejes Dávid, Lightware Kft.

Maximális létszám: 1 fő